Cibernetia > Tesis doctorales
Búsqueda personalizada

Índice > FISICA > ELECTRONICA >

CIRCUITOS INTEGRADOS, 3



59 tesis en 3 páginas: 1 | 2 | 3
  • CONTRIBUCION A LA SIMULACION, EL ANALISIS Y LA OPTIMIZACION DE CIRCUITOS INTEGRADOS CMOS.
    Autor: NAVARRO TABERNERO DENIS.
    Año: 1992.
    Universidad: ZARAGOZA.
    Centro de lectura: INGENIEROS INDUSTRIALES .
    Centro de realización: DEPARTAMENTO: INGENIERIA ELECTRICA E INFORMATICA PROGRAMA DE DOCTORADO: INGENIERIA ELECTRONICA.
    Resumen: 1.- PARTIENDO DE UNA FORMULACION EXPLICITA DE LOS RETRASOS PARA LAS PUERTAS LOGICAS DESARROLLADAS PARA LA DETERMINACION DEL PEOR CASO, HA SIDO EXTENDIDA SU VALIDEZ PARA CUALQUIER VECTOR DE ENTRADA. 2.- HA SIDO EXTENDIDO EL METODO ANTERIOR DESDE ESTRUCTURAS SIMPLES A ESTRUCTURAS COMPLEJAS, SIN PERDIDA DE PRESTACIONES DEL METODO EN RELACION AL SIMULADOR ELECTRICO SPICE. 3.- BASANDOSE EN EL METODO ANTERIOR HA SIDO DESARROLLADO UNA HERRAMIENTA INFORMATICA DE SIMULACION LOGICO-TEMPORAL. DICHO SIMULADOR TIENE UN COMPORTAMIENTO FIABLE, SIENDO MAS PRECISO QUE LOS ACTUALES, Y TENIENDO UNA VELOCIDAD DE RESPUESTA MUY RAZONABLE DE 5.000 EVENTOS POR SEGUNDO. SE ESTA COMERCIALIZANDO POR UNA EMPRESA FRANCESA UNA VERSION INDUSTRIAL LLAMADA PATH-RUNNER. 4.- HA SIDO DESARROLLADO UN NUEVO METODO PARA LA DETERMINACION DEL PEOR TIEMPO DE PROPAGACION DE UN CIRCUITO VLSI DIGITAL. ESTE METODO ES EL UNICO QUE CONOCEMOS, QUE PERMITE OBTENER UN RESULTADO CON LA PRECISION DESEADA. 5.- EL METODO DESARROLLADO ES ROBUSTO, SOLO TIENE UNA PARTE DEL ALGORITMO POTENCIALMENTE EXPONENCIAL EN EL TIEMPO DE COMPUTACION, SIENDO EN LA PRACTICA DE DURACION POLINOMIAL E INDEPENDIENTE DEL NUMERO DE CAMINOS FALSOS. 6.- SE HA DEMOSTRADO QUE LAS SOLUCIONES ADMITIDAS EN LA LITERATURA COMO OPTIMAS CON UN FACTOR DE ESCALA CONSTANTE, NO CORRESPONDEN NUNCA A UNA SOLUCION NO INFERIOR. 7.- REVISADA EXTENSAMENTE LA LITERATURA ESPECIALIZADA, ES LA PRIMERA VEZ QUE SE RESUELVE DE FORMA GLOBAL LA GENERACION AUTOMATICA DE BUFFERS, TENIENDO EN CUENTA TODOS LOS PARAMETROS DE DISEÑO Y UTILIZANDO UNA METODOLOGIA MATEMATICA,. POR LO TANTO EXACTA.
  • DEVELOPPEMENT D'UNE TECHNOLOGIE DE PUISSANCE INTELLIGENTE CMOS/DMOS IMMUNE AU "LATCH-UP" BASEE SUR UN CONCEPT DE PUITS FLOTTANT.
    Autor: PUIG VIDAL MANUEL.
    Año: 1992.
    Universidad: BARCELONA.
    Centro de lectura: FISICA.
    Centro de realización: DEPARTAMENTO: LABORATOIRE D'AUTOMATIQUE ET D'ANALYSE DES SYSTEMES (LAAS DU CNRS).
  • DISEÑO DE ARQUITECTURAS PARALELAS-SEGMENTADAS PARA LAS TRANSFORMADAS ORTOGONALES.
    Autor: ARGUELLO PEDREIRA FRANCISCO.
    Año: 1991.
    Universidad: SANTIAGO DE COMPOSTELA.
    Centro de lectura: FISICA.
    Centro de realización: DEPARTAMENTO: ELECTRONICA Y COMPUTACION PROGRAMA DE DOCTORADO: COMPUTACION AVANZADA E INTELIXENCIA ARTIFICIAL.
    Resumen: EN ESTA TESIS SE PROPONE EL DISEÑO DE ARQUITECTURAS DE APLICACION ESPECIFICA PARA LA EVALUACION DE LAS TRANSFORMADAS ORTOGONALES BASADAS EN EL METODO DEL DOBLAMIENTO SUCESIVO. EL PARALELISMO SE CONSIGUE DE FORMA NATURAL DESCOMPONIENDO EL FLUJO DE DATOS DE LOS ALGORITMOS EN DOS FASES: UNA REALIZADA INTERNAMENTE A LOS PROCESADORES, Y LA OTRA EXTERNA, REALIZADA MEDIANTE UNA RED DE INTERCONEXION. LA MEMORIA SE ORGANIZA EN COLAS FIFO, CON LO CUAL SE HACE INNECESARIO LA UTILIZACION DE DISPOSITIVOS GENERADORES DE DIRECCIONES. LA SECCION DE PROCESAMIENTO SE BASA EN EL DISEÑO DE UN ROTADOR CORDIC SEGMENTADO, REALIZADO ESPECIFICAMENTE PARA SU INCORPORACION A LA ARQUITECTURA.
  • INFLUENCIA DELS TRACTAMENTS SUPERFICIALS EN LES CARACTERISTIQUES ELECTRIQUES D'ESTRUCTURES PLANARS SOBRE GAAS SEMI-AILLANT .
    Autor: GUAL OBRADORS JORGE.
    Año: 1991.
    Universidad: BARCELONA.
    Centro de lectura: FISICA .
    Centro de realización: DEPARTAMENTO: FISICA APLICADA Y ELECTRONICA PROGRAMA DE DOCTORADO: TECNOLOGIA Y CARACTERIZACION DE MATERIALES.
    Resumen: EN ESTE TRABAJO SE ESTUDIAN LAS CORRIENTES DE FUGAS EXISTENTES ENTRE LOS DISPOSITIVOS MESFET VECINOS EN LOS CIRCUITOS INTEGRADOS DE GAAS Y EL EFECTO QUE SOBRE ESTAS CORRIENTES TIENEN LOS DIFERENTES TRATAMIENTOS SUPERFICIALES A LOS QUE SE SOMETEN. SE HA LLEVADO A TERMINO UNA CARACTERIZACION ESTRUCTURAL Y ELECTRICA DE LAS MUESTRAS. SE HA ELABORADO UN MODELO BASADO EN LA CONSIDERACION DE PROCESOS DE GENERACION-RECOMBINACION NO-LINEALES (IONIZACION POR IMPACTO DE LAS IMPUREZAS PRESENTES EN EL MATERIAL). SE HA DERIVADO UN MODELO SIMPLIFICADO QUE PERMITE LA OBTENCION DE EXPRESIONES ANALITICAS PARA LAS CARACTERISTICAS ELECTRICAS. EL CONJUNTO DEL ESTUDIO NOS HA PERMITIDO CONCLUIR QUE EL PROCESO DE PASIVACION OPTIMO SERIA AQUEL QUE ELIMINANDO EL OXIDO NATIVO, NO INTRODUCE PERTURBACIONES CONSIDERABLES EN LA ZONA MAS CERCANA A LA SUPERFICIE DEL MATERIAL.
  • TECNICAS E-BEAM PARA TEST Y CONTROLABILIDAD DE CIRCUITOS INTEGRADOS.
    Autor: MADRENAS BOADAS JORDI.
    Año: 1991.
    Universidad: POLITECNICA DE CATALUÑA.
    Centro de lectura: INGENIEROS DE TELECOMUNICACION .
    Centro de realización: DEPARTAMENTO DE INGENIERIA ELECTRONICA, UNIVERSIDAD POLITECNICA DE CATALUÑA .
    Resumen: TRAS UNA INTRODUCCION SOBRE LA NECESIDAD DEL TEST SIN CONTACTO, SE REPASAN LAS AVANZADAS TECNICAS DEL TEST MEDIANTE HAZ DE ELECTRONES. SE PRESENTAN EJEMPLOS ORIGINALES DE APLICACION. SE HA DESARROLLADO UN METODO EFICAZ DE ESTIMACION DEL CONTRASTE DE VOLTAJE EN IMAGENES ESTROBOSCOPICAS CON ELEVADO NIVEL DE RUIDO. DICHO METODO CONSISTE EN LA OBTENCION DE LA ESTRUCTURA DE TERMINALES A MEDIR MEDIANTE TECNICAS DE PROCESADO DE IMAGEN Y FILTROS DISEÑADOS AL EFECTO. EL CONTRASTE DE VOLTAJE OBTENIDO POR SUSBTRACCION ES PROMEDIADO PARA CADA TERMINAL, OBTENIENDOSE UNA MEJOR RELACION SEÑAL-RUIDO. SE ASIGNA UN CODIGO DE PSEUDOCOLOR A CADA VALOR DE VOLTAJE. SE REALIZA EL ESTUDIO DE UNAS CELULAS DETECTORAS DEL HAZ ELECTRONICO CON APLICACION A LA CONTROLABILIDAD DE CIRCUITOS INTEGRADOS. EL PRINCIPIO DE DETECCION SE BASA EN LA CARGA DE UN METAL FLOTANTE, Y SE PRESENTAN 2 SOLUCIONES: DETECCION DE CARGA MEDIANTE AMPLIFICADOR DIFERENCIAL CON TRANSISTOR MOS DE PUERTA FLOTANTE Y DETECCION DE CORRIENTE MEDIANTE TRANSISTOR BIPOLAR IMPLEMENTADO EN TECNOLOGIA CMOS. SE PRESENTA EL DISEÑO, SIMULACION Y RESULTADOS EXPERIMENTALES. SE DISCUTEN LOS RESULTADOS POSITIVOS DE CONTROL OBTENIDOS. COMO RESULTADO DE LA EXPERIMENTACION SE PRESENTAN LAS CAUSAS DEL ERROR DE POSICION DEL HAZ PRIMARIO. SE CONCLUYE QUE LOS TERMINALES DEL ENCAPSULADO TIENEN UNA GRAN IMPORTANCIA EN LA GENERACION DE DICHA DEFLEXION DEL HAZ. EN UN CAPITULO DE CONCLUSIONES SE RESUMEN LAS APORTACIONES REALIZADAS.
  • FLOORPLANNING EN UN ENTORNO VLSI MIXTO ANALOGICO-DIGITAL .
    Autor: PARIS GARCIA LUIS.
    Año: 1990.
    Universidad: AUTONOMA DE BARCELONA.
    Centro de lectura: CIENCIAS.
    Centro de realización: DEPARTAMENTO: CENTRO NACIONAL DE MICROELECTRONICA.
    Resumen: SE DA UNA VISION GLOBAL DE LAS DISTINTAS MODALIDADES DEL DISEÑO DE CIRCUITOS INTEGRADOS, CON ESPECIAL ATENCION A LAS DISTINTAS HERRAMIENTAS DE AYUDA AL DISEÑO LIGADAS A CADA MODALIDAD. A CONTINUACION SE INTRODUCEN LAS TECNOLOGIAS MIXTAS ANALOGICO-DIGITALES Y SU PAPEL EN LA ACTUALIDAD. A PARTIR DE AQUI SE INTRODUCE EL PROBLEMA DEL FLOORPLANNING, DE UNA FORMA GENERAL PARA PASAR A CONTINUACION A LA DESCRIPCION DE LAS RESTRICCIONES AÑADIDAS POR LA COEXISTENCIA DE CIRCUITERIA ANALOGICA Y DIGITAL. SE PRESENTAN DIVERSOS ALGORITMOS HEIRISTICOS CAPACES DE RESOLVER EL PROBLEMA, ELIGIENDOSE DE ENTRE ELLOS EL ALGORITMO DE FLOORPLANNING BASADO EN LA BIPARTICION DEL DISEÑO. SE MUESTRA EN DETALLE LA IMPLEMENTACION DEL ALGORITMO, ASI COMO LAS NOVEDADES APORTADAS EN LA FASE DE OPTIMIZACION ROTACIONAL QUE PERMITEN OBTENER GANANCIAS EN TERMINOS DE AREA CON RESPECTO AL ALGORITMO CLASICO. SE PRESENTA TAMBIEN UN ALGORITMO DE POSICIONADO PARA LA COLOCACION DE CELDAS ESTANDAR, EL USO DE PESOS EN LINEAS CRITICAS PARA MEJORAR LAS CARACTERISTICAS DE PRESTACIONES DEL ALGORITMO. SE REALIZA UNA DESCRIPCION DE LA INTERFACE DE LAS RUTINAS IMPLEMENTADAS CON EL PAQUETE DE DISEÑO COMERCIAL DE CADENCE, LO QUE PERMITE QUE SEA UTILIZADO EN UN ENTORNO AMPLIO. TAMBIEN SE DESCRIBE LA UTILIZACION DEL FLOORPLANNER EN EL INTERIOR DEL PROYECTO ESPRIT, ADCIS.
  • DISEÑO DE REDES FLEXIBLES DE INTERCONEXION DE PROCESADORES .
    Autor: SANCHEZ SOLANO SANTIAGO.
    Año: 1990.
    Universidad: SEVILLA.
    Centro de lectura: FISICA.
    Centro de realización: DEPARTAMENTO: DEPARTAMENTO DE ELECTRONICA Y ELECTROMAGNETISMO DE LA UNIVERSIDAD DE SEVILLA.
    Resumen: EL TRABAJO REALIZADO SE RESUME EN LOS SIGUIENTES PUNTOS: SE HA PROPUESTO UNA METODOLOGIA PRACTICA PARA EL DISEÑO DE SISTEMAS DIGITALES DE ALTA COMPLEJIDAD. DICHA METODOLOGIA CONTEMPLA TRES NIVELES DE DISEÑO Y TRES FASES DE DISEÑO EN CADA NIVEL, CONSIDERANDO GLOBALMENTE TODAS LAS ACTIVIDADES DE DISEÑO QUE TRANSCURREN ENTRE LA DEFINICION DE LAS ESPECIFICACIONES DE UN SISTEMA Y SU REALIZACION SOBRE SILICIO. SE HA VALIDADO LA METODOLOGIA, ABORDANDO COMO CASO PRACTICO EL DISEÑO DE UNA FAMILIA DE PROCESADORES DE COMUNICACIONES, UTILIZADOS EN LA RED DE INTERCONEXION DE UN SISTEMA MULTIPROCESADOR, QUE INCLUYEN TECNICAS DE REDUNDANCIA MASIVA PARA SOPORTAR TOLERANCIA A FALLOS. SE HA REALIZADO LA DESCRIPCION ALGORITMICA DE LOS DIFERENTES COMPONENTES DE LA RED MEDIANTE EL LENGUAJE DE SIMULACION SIMSCRIPT, QUE CONSTITUYE UN ENTORNO DE DESCRIPCION Y SIMULACION QUE FACILITAN LAS FASES DE VERIFICACION Y ANALISIS EN EL NIVEL DE DISEÑO DE LA ARQUITECTURA. SE HA LLEVADO A CABO EL DISEÑO A NIVEL DE MICROARQUITECTURA, LO QUE SUPONE LA TRANSFORMACION DE LAS ESPECIFICACIONES DEL SISTEMA EN UN CONJUNTO DE BLOQUES FUNCIONALES QUE, POSTERIORMENTE, DAN LUGAR A LOS DISTINTOS COMPONENTES DEL CIRCUITO, DESCRITOS A NIVEL LOGICO. SE HA ABORDADO EL DISEÑO A NIVEL DE CIRCUITOS E INTERCONEXIONES UTILIZANDO TRES METODOS DE IMPLEMENTACION DIFERENTES (FULL-CUSTOM, SEMI-CUSTOM Y PLA'S). EN ESTE SENTIDO, SE HAN DISEÑADO Y ENVIADO A FABRICACION UNA SERIE DE ELEMENTOS BASICOS DE LOS MODULOS DE COMUNICACIONES, LA UNIDAD DE CONTROL DE UNA DE LAS OPCIONES DE ESTOS MODULOS Y GRAN PARTE DE LOS BLOQUES COMBINACIONALES QUE APARECEN EN LAS OPCIONES REDUNDANTES DE LA RED.
  • CIRCUITOS DINAMICOS MOS EN LOGICA MULTIVALUADA.
    Autor: BARRIGA BARROS ANGEL.
    Año: 1989.
    Universidad: SEVILLA .
    Centro de lectura: FISICA.
    Centro de realización: DPTO. ELECTRONICA Y ELECTROMAGNETISMO.
    Resumen: SE PRESENTA UNA FAMILIA DE CIRCUITOS DINAMICOS MOS QUE OPERAN EN LOGICA MULTIVALUADA. DICHOS CIRCUITOS SON ANALIZADOS DESDE UN PUNTO DE VISTA ELECTRICO Y TEMPORAL. SE HA DISEÑADO CHIPS DE PRUEBA PARA VERIFICAR EXPERIMENTALMENTE EL COMPORTAMIENTO DE DICHOS CIRCUITOS. TAMBIEN SE HA IMPLEMENTADO UNA LIBRERIA DE CELDAS MULTIVALUADAS DINAMICAS. FINALMENTE, SE HAN ESTUDIADO ALGUNAS APLICACIONES DE ESTOS CIRCUITOS. CONCRETAMENTE, SE HA DISEÑADO UN SUMADOR COMPLETO J-VALUADO Y PADS DE SALIDA Y DE ENTRADA.
  • DISEÑO EN TECNOLOGIA CMOS DE OSCILADORES CONTROLADOS POR TENSION DE ALTA FRECUENCIA EN MODO DE TRANSCONDUCTANCIA .
    Autor: LINARES BARRANCO BERNABE.
    Año: 1989.
    Universidad: SEVILLA.
    Centro de lectura: FISICA .
    Centro de realización: DEPARTAMENTO DE ELECTRONICA Y ELECTROMAGNETISMO EN LA UNIVERSIDAD DE SEVILLA. Y TEXAS A M UNIVERSITY, DEPT. ELECTRICAL ENGINEERING.
    Resumen: EL TRABAJO SE RESUME EN LOS SIGUIENTES PUNTOS: SE HAN PRESENTADO MODELOS MATEMATICOS PARA OSCILADORES CONTROLADOS POR TENSION DE PRIMER Y SEGUNDO ORDEN Y SE HA DEMOSTRADO QUE TODOS ELLOS QUEDAN ENGLOBADOS POR EL MODELO DE FITZHUGH-NAGUMO. SE HA DESARROLLADO UN METODO DE BALANCE ARMONICO SIMPLIFICADO QUE HA SIDO USADO PARA SELECCIONAR UN DETERMINADO TIPO DE CONTROL ESTATICO DE LA AMPLITUD EN OSCILADORES SINUSOIDALES QUE PRETENDE MINIMIZAR LA DISTORSION. SE HA FABRICADO SOBRE SILICIO EL OSCILADOR HISTERETICO DE PRIMER ORDEN CON DIMENSIONES MINIMAS Y UN RANGO DE 9 DECADAS DE AJUSTE DE SU FRECUENCIA DE OSCILACION. SE HA FABRICADO ASIMISMO EL OSCILADOR DE FITZHUGH-NAGUMO DEMOSTRANDO ASI LA ADECUACION DE LA TECNICA MODO-T PARA REALIZACIONES MONOLITICAS DE OSCILADORES COMPLEJOS. SE HAN FABRICADO CON EXITO CINCO OSCILADORES SINUSOIDALES DE ALTA FRECUENCIA CON LIMITADORES ESTATICOS DEJANDO DE MANIFIESTO LA HABILIDAD DEL MODO-T PARA OPERAR A ALTAS VELOCIDADES. SE HA FABRICADO UN DETECTOR DE PICO CON GRAN VERSATILIDAD FRECUENCIAL Y CAPAZ DE OPERAR TAMBIEN A ALTAS FRECUENCIAS. SE HA USADO ESTE DETECTOR DE PICO PARA EL DISEÑO DE UN OSCILADOR CON AGC A ALTAS FRECUENCIAS Y BAJA DISTORSION. SE HA PRESENTADO Y DEMOSTRADO LA VIABILIDAD DE UN LAZO PARA EL CONTROL DE LA FRECUENCIA QUE INCLUYE UN CONVERTIDOR FRECUENCIA TENSION NOVEDOSO, PARA SU USO EN OSCILADORES CONTROLADOS POR TENSION DE ALTA FRECUENCIA. EN DEFINITIVA, SE HA DEMOSTRADO LA EFICACIA DE LA TECNICA DE DISEÑO MODO-T PARA SU APLICACION A ALTAS FRECUENCIAS EN EL CAMPO DE LOS OSCILADORES, Y SE HAN INTRODUCIDO LOS ASPECTOS NECESARIOS PARA EL DESARROLLO INDUSTRIAL DE ESTA TECNICA.
  • TRASLAPO: METODOLOGIA PARA EL DISEÑO DE CIRCUITOS INTEGRADOS LSI/VLSI CMOS.
    Autor: NIETO TALADRIZ GARCIA OCTAVIO.
    Año: 1989.
    Universidad: POLITECNICA DE MADRID.
    Centro de lectura: INGENIEROS DE TELECOMUNICACION .
    Centro de realización: DEPARTAMENTO: DPTO. INGENIERIA ELECTRONICA - E.T.S.I. TELECOMUNICACION MADRID.
    Resumen: SE HA DEFINIDO UNA METODOLOGIA PARA EL DISEÑO ESTRUCTURADO DE CIRCUITOS INTEGRADOS LSI/VLSI CMOS CON LAS SIGUIENTES CARACTERISTICAS: - COMPATIBLE CON LOS ENTORNOS COMERCIALES ABIERTOS DE DISEÑO DE CELULAS ESTANDAR Y MATRICES DE PUERTAS - UTILIZA OBLEAS CON DIFERENTE GRADO DE PREPROCESADO Y PREDEFINICION DE LAS MASCARAS QUE COMPONEN EL PROCESO TECNOLOGICO - SE HAN DEFINIDO Y DESARROLLADO HERRAMIENTAS CAD DE AYUDA AL DISEÑO DE ALTA EFICIENCIA EN AREA PARA PERMITIR UN FACIL Y EFICIENTE USO DE LA METODOLOGIA.
  • GENERACIO DE VECTORS DE TEST PER CIRCUITS MOS A NIVEL INTERRUPTOR .
    Autor: FERRER RAMIS CARLES.
    Año: 1988.
    Universidad: AUTONOMA DE BARCELONA.
    Centro de lectura: CIENCIAS.
    Centro de realización: DEPARTAMENTO DE INFORMATICA DE LA UNIVERSIDAD AUTONOMA DE BARCELONA.
    Resumen: ESTE TRABAJO PROFUNDIZA EN EL ESTUDIO DE LA PROBLEMATICA DE LA GENERACION DE VECTORES DE TEST PARA CIRCUITOS INTEGRADOS MOS, DESARROLLANDO ESPECIFICAMENTE PARA ELLOS UN ALGORITMO GENERADOR DE SECUENCIAS DE TEST A NIVEL INTERRUPTOR, EL CUAL RESULTA APLICABLE A UN AMPLIO CONJUNTO DE LOGICAS MOS. EL CIRCUITO ES PARTIDO EN MODULOS A PARTIR DE LOS NODOS DEL CIRCUITO QUE CONTROLAN LAS PUERTAS DE LOS TRANSISTORES. CADA UNO DE LOS MODULOS ES REPRESENTADO MEDIANTE UN GRAFO NO ORIENTADO, QUE DESCRIBE TANTO LA BIDIRECCIONALIDAD DEL TRANSISTOR COMO LAS DIFERENTES LOGICAS MOS, DE MANERA QUE RESULTA MAS FACIL DESARROLLAR UN GENERADOR QUE SE ADAPTE A TODAS ELLAS. LAS DIFERENTES COMBINACIONES DE ENTRADAS REQUERIDAS EN LAS DISTINTAS FASES DEL ALGORITMO SON ENCONTRADAS MEDIANTE LA BUSQUEDA DE CAMINOS SIMPLES DE CORTE O CONDUCCION SOBRE EL GRAFO QUE REPRESENTA LA RED DE TRANSISTORES. LA ESTRATEGIA DE GENERACION SIGUE LA FILOSOFIA PODEM, YA QUE SE ADAPTA MUCHO MEJOR EN ESTE CASO. POR ULTIMO LOS RESULTADOS OBTENIDOS MEJORAN LOS OBTENIDOS HASTA EL MOMENTO PARA LA GENERACION DE VECTORES DE TEST A NIVEL INTERRUPTOR, A LA VEZ QUE SON COMPARABLES CON LOS QUE PRESENTAN LOS GENERADORES QUE TRABAJAN A NIVEL LOGICO.
  • TRATAMIENTO DE FALLOS EN CIRCUITOS INTEGRADOS MOS MEDIANTE TECNICAS DE ANALISIS ESPECTRAL: REALIZACION DE HERRAMIENTAS SOFTWARE PARA DIAGNOSIS AUTOMATICA.
    Autor: RUIZ ROBREDO GUSTAVO ADOLFO.
    Año: 1988.
    Universidad: CANTABRIA.
    Centro de lectura: CIENCIAS.
    Centro de realización: DEPARTAMENTO DE ELECTRONICA. UNIVERSIDAD DE CANTABRIA..
    Resumen: EN ESTA TESIS SE PRESENTA UN CONJUNTO DE HERRAMIENTAS DE AYUDA A LA DIAGNOSIS Y DETECCION DE FALLOS EN CIRCUITOS NMOS-CMOS UTILIZANDO TECNICAS DE ANALISIS ESPECTRAL. ESTE TRABAJO SE CENTRA SOBRE AQUELLOS FALLOS QUE PRODUCEN MODIFICACIONES EN EL COMPORTAMIENTO ESTATICO DE LOS CIRCUITOS, RESULTANDO UN MODELO DE FALLOS A NIVEL TRANSISTOR QUE INCLUYE: TRANSISTOR MOS PERMANENTEMENTE ABIERTO, TRANSISTOR MOS PERMANENTEMENTE CERRADO, ROTURAS EN LINEAS DE CONEXION INTERNAS A UNA PUERTA Y UNION ENTRE NUDOS INTERNOS DE UNA MISMA O DIFERENTES PUERTAS. BASICAMENTE, LAS TAREAS REALIZADAS POR ESTAS HERRAMIENTAS SON: SIMULACION A NIVEL DE TRANSISTOR QUE OPERAN CON CIRCUITOS MULTINIVEL COMPUESTOS POR CELDAS CMOS, NMOS O PUERTAS DE TRANSMISION, GENERACION E INSERCION AUTOMATICA DE FALLOS COMPATIBLE CON LA ESTRUCTURA DEL SIMULADOR QUE TRATA TODOS LOS FALLOS CONTEMPLADOS EN EL MODELO ELEGIDO ANTERIORMENTE, ANALISIS ESPECTRAL DE WALSH, HAAR O ANALISIS REDUCIDO DE HAAR DE LA RESPUESTA DEL CIRCUITO Y EVALUACION ESPECTRAL DE LOS ANTERIORES ESPECTROS. FINALMENTE, SE DESCRIBE LA ESTRUCTURA Y FUNCIONAMIENTO DE UN CIRCUITO INTEGRADO EN TECNOLOGIA CMOS DISEÑADO PARA QUE REALICE EL CALCULO DE LOS COEFICIENTES DE HAAR SOBRE LAS SEÑALES DE SALIDA DE UN CIRCUITO BAJO TEST CON LA METODOLOGIA PROPUESTA EN EL PRESENTE TRABAJO.
  • CIRCUITOS DIGITALES INTEGRADOS AUTOTESTABLES: COBERTURA DE FALLOS MEDIANTE LA GENERACION DE SECUENCIAS ALEATORIAS Y PROCESADO DE RESPUESTA USANDO ANALISIS DE FIRMAS.
    Autor: PEREZ CAGIGAL NICETO.
    Año: 1986.
    Universidad: CANTABRIA.
    Centro de lectura: CIENCIAS.
    Centro de realización: FACULTAD DE CIENCIAS DE SANTANDER; DEPARTAMENTO DE ELECTRONICA.
    Resumen: DADO EL TIPO DE VERIFICACION ELEGIDO HEMOS ESTUDIADO LA COBERTURA DE FALLOS SIMPLES TIPO STUCK-AT-FAULT MEDIANTE TEST ALEATORIOS ENCONTRANDO POR PRIMERAVEZ UNA DEFINICION TEORICA A LA DETERMINACION DE LA COBERTURA. HEMOS EXTENDIDO ESTOS RESULTADOS AL CASO DE FALLOS MULTIPLES RELACIONANDOLOS CON LOS DE FALLOS SIMPLES Y UN METODO TABULAR. DADA LA INEFICACIA DE LOS METODOS EXISTENTES PARA EL CALCULO DE REALIMENTACIONESEN REGISTROS DE DESPLAZAMIENTO PARA LA GENERACION DE SECUENCIAS ALEATORIAS HEMOS REALIZADO UN NUEVO ALGORITMO DE MUY FACIL UTILIZACION Y QUE NO REQUIERE MAS DATOS QUE LA LONGITUD DE PERIODO DESEADA. HEMOS DEMOSTRADO MEDIANTE LA TEORIA DE LA INFORMACION LA ADECUACION DE LOS REGISTROS DE DESPLAZAMIENTO REALIMENTADOS DE MAXIMA LONTIGUD DE PERIODO COMO ANALIZADORES DE FIRMAS Y HEMOS EXTENDIDO LA TEORIA EXISTENTE AL CASO DE ANALISISDE FIRMAS MULTIPLES. PROPONEMOS NUEVOS METODOS DE REALIZACION DE CIRCUITOS CON ESTRUCTURA BILBO Y ENPARTICULAR UNA ESTRUCTURA GENERICA DE CIRCUITOS SECUENCIALES Y SU INMEDIATA TRANSFORMACION A ESTURA BILBO. REALIZAMOS EL ESTUDIO POR PRIMERA VEZ DE REGISTROS BILBO MEDIANTE REALIMENTACIONES NO LINEALES USANDO PUERTAS EX-NOR QUE TIENE LA VENTAJA DE QUEEL RESET SIRVE DE SEMILLA PARA LA GENERACION DE SECUENCIAS ALEATORIAS CON EL CONSIGUIENTE AHORRO DE TIEMPO Y/O LOGICA. FINALIZAMOS REALIZANDO LA TRANSFORMACION DE LA ALU DEL COMPUTADOR EDC DESCRITO POR D. DIETMEYER A ESTRUCTURA BILBO Y VERIFICANDO FALLOS DE HASTA LONGITUD SEISEN 100 LINEAS EN POSIBLE FALLO.
  • UNA CONTRIBUCION AL DISEÑO AUTOMATICO DE CIRCUITOS DIGITALES USANDO PLA'S.
    Autor: QUINTANA TOLEDO JOSE M..
    Año: 1986.
    Universidad: SEVILLA.
    Centro de lectura: FISICA.
    Centro de realización: DPTO. DE ELECTRICIDAD Y ELECTRONICA. FAC. DE FISICA..
    Resumen: EN LA MEMORIA RESUMEN DEL TRABAJO SE REALIZA UN ESTUDIO CRITICO DE LAS TECNICAS SOBRE ASIGNAMIENTO DE ESTADOS ESPECIFICAS PARA PLA'S Y SE DESARROLLA UNNUEVO ALGORITMO HEURISTICO DE ASIGNAMIENTO QUE PARA MAQUINAS SECUENCIALES PEQUEÑAS ES EQUIVALENTE A LOS MEJORES REPORTADOS MIENTRAS QUE PARA MAQUINAS RELATIVAMENTE GRANDES LAS SOLUCIONES SON MEJORES QUE LAS GENERADAS POR ALGORITMOS TRADICIONALES (EN EL CASO DE QUE ESTOS DEN LUGAR A ALGUNA SOLUCION). POR OTRA PARTE SE OBTIENE UNA NUEVA REALIZACION DEL BIESTABLE D DISPARADO POR FLANCOS UTILIZANDO EL PLA COMO MODULO BASICO USANDO UNA ESTRATEGIA INTELIGENTE DE PLEGADO. ASIMISMO SE MEJORAN DOS TECNICAS DE TESTADO EXPLICITO PARA PLA'S Y SE GENERA UNA TECNICA DE TESTADO CONCURRENTE TAMBIEN PARA PLA'S. FINALMENTE SE INTEGRAN TODAS ESTAS CONTRIBUCIONES ORIGINALES EN UNA HERRAMIENTA AUTOMATICA DE CAD QUE HA SIDO VALIDADA REALIZANDO EJEMPLOS ESPECIFICOS DE DISEÑO EN SISTEMAS DIGITALES EN TECNOLOGIA NMOS Y CMOS. ESTOS CIRCUITOS HAN SIDO FABRICADOS Y RESULTADOS EXPERIMENTALES DE SU OPERACION SE INCORPORAN EN LA MEMORIA.
  • OPTIMIZACION DE LAS TECNICAS DE CONTROL DE MOTORES DE INDUCCION TRIFASICOS, MEDIANTE LA UTILIZACION DE UN CAMBIADOR DE FRECUENCIA SIN RESTRICCION.
    Autor: VALLE JELDRES JULIO CESAR DEL .
    Año: 1986.
    Universidad: POLITECNICA DE MADRID.
    Centro de lectura: INGENIEROS INDUSTRIALES.
    Centro de realización: DEPARTAMENTO DE INGENIERIA ELECTRONICA DE LA ESCUELA TECNICA SUPERIOR DE INGENIEROS INDUSTRIALES..
    Resumen: ESTE TRABAJO REALIZA UN ESTUDIO ORIGINAL DE LAS MEJORES QUE SE OBTIENEN EN EL CONTROL DE MOTORES DE INDUCCION TRIFASICOS AL SUSTITUIR LOS INVERSORES O CICLOCONVERTIDORES DE CONMUTACION NATURAL ACTUALES SISTEMAS DE CONTROL DE INDUCCION TRIFASICOS POR LOS CAMBIADORES DE FRECUENCIA SIN RESTRICCIN (UFC). EL OBJETIVO DE ESTA TESIS DOCTORAL ES LA BUSQUEDA DE UNA ALTERNATIVA A SOLUCIONES CONVENCIONALES QUE PERMITA OBTENER UN SISTEMA DE CONTROL DE VELOCIDAD DE UN MOTOR DE INDUCCION TRIFASICO EN CUATRO CUADRANTES EN UN AMPLIO MARGEN DE VELOCIDAD DOTADO DE FLEXIBILIDAD PRECISION Y ALTO RENDIMIENTO. UTILIZANDO LA HERRAMIENTA MATEMATICA DE LAS FUNCIONES EXISTENCIALES DESARROLLADAPARA UFC Y APLICADA EN CIRCUITOS DE LOGICA PROGRAMADA SE DEFINE UNA ESTRUCTURAOPTIMA DE CONTROL DE MOTORES DE INDUCCION TRIFASICOS UTILIZANDO UN UFC CONTROLADO POR UN MICROCOMPUTADOR. COMO OBJETIVOS ESPECIFICOS SE DESTACAN LA CONSTRUCCION DE UN UFC PARA EL ACCIONAMIENTO DE UN MOTOR DE INDUCCION TRIFASICO CONEXION DE DICHO EQUIPO A UN MICROCOMPUTADOR Y MEDIANTE LA UTILIZACION DEL MISMO OPTIMIZACION DEL CIRCUITO DE MANDO PARA EL FUNCIONAMIENTO DEL MOTOR EN CUATRO CUADRANTE. RESPUESTA DINAMICA Y REGULACION DEL MOTOR DE INDUCCION TRIFASICO UTILIZANDO COMO ACCIONADOR EL UFC CONSTRUIDO PARA TAL EFECTO.
  • METODOS DE EXTRACCION DE PARAMETROS Y MODELADO DE LAS INTERCONEXIONES Y DISPOSITIVOS INTEGRADOS A PARTIR DE LA DESCRIPCION DE LAS MASCARAS.
    Autor: GONZALEZ HARBOUR MICHAEL.
    Año: 1985.
    Universidad: CANTABRIA.
    Centro de lectura: CIENCIAS.
    Centro de realización: FACULTAD DE CIENCIAS DE LA UNIVERSIDAD DE CANTABRIA..
    Resumen: EN ESTE TRABAJO SE DESARROLLAN NUEVAS TECNICAS PARA LA OBTENCION DE LOS PARAMETROS QUE CARACTERIZAN A LOS MODELOS DE LAS INTERCONEXIONES Y DISPOSITIVOS INTEGRADOS UTILIZADOS EN LA SIMULACION DEL COMPORTAMIENTO DEL DISEÑO A DIFERENTES NIVELES. SE HAN DESARROLLADO TECNICAS PARA EL CALCULO DE RESISTENCIAS INTEGRADAS Y TAMBIEN PARA EL CALCULO DEL COMPORTAMIENTO DINAMICO DE LAS INTERCONEXIONES QUE SE INTRODUCEN TANTO EN CUANTO SUPERAN A LAS UTILIZADAS HASTA EL MOMENTO EN VELOCIDAD DE CALCULO O NECESIDAD DE MEMORIA. ESTOS METODOS SE HAN INTEGRADO EN UNA HERRAMIENTA UNICA DE ANALISIS Y VERIFICACION DE MASCARAS CONTROLADA MEDIANTE UN LENGUAJE ESPECIAL.
  • SISTEMA MULTIMICROORDENADOR INTERACTIVO PARA EL PROCESAMIENTO DE IMAGENES DIGITALES.
    Autor: GUTIERREZ CONDE PEDRO MANUEL.
    Año: 1983.
    Universidad: SALAMANCA.
    Centro de lectura: CIENCIAS.
    Resumen: SE HA DESARROLLADO Y FORMALIZADO UN BLOQUE COMPACTO Y HOMOGENEO DE ELEMENTOS MATEMATICOS ESPECIFICOS DEL TRATAMIENTO DE IMAGENES DIGITALES TRADUCIENDOLOS A SUS CORRESPONDIENTES PAQUETES DE PROGRAMA SOFTWARE. PARA SU IMPLEMENTACION REAL SE HA DISEÑADO Y CONSTRUIDO UNA RED MULTIMICROORDENADOR DE CARACTERISTICAS ESPECIALES CAPAZ DE LLEVAR A CABO LOS PROCESOS DE TRATAMIENTO DE IMAGENES DIGITALES. EL RESULTADO HA SIDO UN SISTEMA SEMIAUTONOMO SITUADO ENTRE LOS DISPOSITIVOS MONOPROCESADORES Y LAS REDES DE BUS COMPARTIDO REALIZADO CON UNA ESTRUCTURA MODULAR QUE PERMITIRA SU AMPLIACION DE ACUERDO CON LAS EXIGENCIAS QUE CADA CASO PRACTICO IMPONGA. SE HA REALIZADO TAMBIEN UN SISTEMA OPERATIVO QUE CONTROLA TODAS LAS SUBRUTINAS DE ENTRADA/SALIDA Y CONTROL DE PERIFERICOS CONTROLANDO ADEMAS EL FLUJO DE TODAS LAS SUBRUTINAS PROPIAS DEL PROCESAMIENTO.
  • MODIFICACIONES EN LA RESPUESTA FRECUENCIAL Y SALTOS REGENERATIVOS EN ETAPAS BICUADRATICAS RC-ACTIVAS, INDUCIDOS POR LA DISTORSION NO LINEAL DE PENDIENTE DEL AMPLIFICADOR OPERACIONAL INTEGRADO.
    Autor: GREGORIO MONASTERIO JOSE ANGEL.
    Año: 1982.
    Universidad: CANTABRIA.
    Centro de lectura: CIENCIAS.
    Centro de realización: DEPARTAMENTO DE ELECTRONICA DE LA FACULTAD DE CIENCIAS DE LA UNIVERSIDAD DE SANTANDER..
    Resumen: SE HAN DESARROLLADO MODELOS DE LOS AMPLIFICADORES OPERACIONALES INTEGRADOS QUE SIENDO COMPATIBLES CON LOS UTILIZADOS HABITUALMENTE EN EL DISEÑO DE FILTROS PERMITEN CONSIDERAR LOS EFECTOS DE LA DISTORSION NO LINEAL Y OBTENER RELACIONES EXPLICITAS SENCILLAS DE LAS MAGNITUDES QUE CARACTERIZAN EL COMPORTAMIENTO FRECUENCIAL DE LOS CIRCUITOS RC-ACTIVOS.
  • UN METODO DE ANALISIS EFECTO-CAUSA PARA DETECCION Y DIAGNOSIS DE FALLOS EN LOGICA COMBINACIONAL.
    Autor: SOLANA QUIROS JOSE MANUEL.
    Año: 1982.
    Universidad: CANTABRIA.
    Centro de lectura: CIENCIAS .
    Centro de realización: FACULTAD DE CIENCIAS FISICAS UNIVERSIDAD DE SANTANDER DEPARTAMENTO DE ELECTRONICA .
    Resumen: SE DESARROLLA UN NUEVO METODO PARA DESCRIPCION DE CIRCUITOS COMBINACIONALES BASADO EN EL DENOMINADO MAPA DE OPERACION A PARTIR DEL CUAL SE EFECTUA EL ESTUDIO DE LOS POSIBLES FALLOS EXISTENTES EN LOS MISMOS. SE DESARROLLA LA BASE TEORICA NECESARIA PARA OBTENER AQUELLOS MODOS DE FUNCIONAMIENTO (POSIBLES SOLUCIONES) QUE SON COMPATIBLES CON EL CONJUNTO DE TEST APLICADO AL CIRCUITO Y LAS RESPUESTAS OBTENIDAS EN LAS SALIDAS DEL MISMO. LA BASE TEORICA ESTABLECIDA HA DADO LUGAR A UN METODO SISTEMATICO DE ANALISIS DENOMINADO ALGORITMO DE ELIMINACION VALISO PARA CULAQUIER CIRCUITO COMBINACIONAL DE LAS CLASES C1 C2 Y C3 SEA ESTE REDUNDANTE O NO. SE DESCRIBE UN TIPO DEIMPLEMENTACION ESTRUCTURADA DE FUNCIONS BOOLEANAS EXPRESADAS EN LAS FORMAS STANDARD (SP O PS). PARALOS CIRCUITOS ASI DESEÑADOS SE CONSIGUE UNA NOTABLE SIMPLIFICACION EN LA ESTRATEGIA ASI DISEÑADOS SE CONSIGUE UNA NOTABLE SIMPLIFICACION EN LA ESTRATEGIA DE OBTENCION DE POSIBLES SOLUCIONES DEL ALGORITMO DE ELIMINACION.
59 tesis en 3 páginas: 1 | 2 | 3
Búsqueda personalizada
Manuales | Tesis: Ordenadores, Circuitos integrados...
english
Cibernetia